(1)圖形電鍍(Pat tern Plating) 在雙面覆銅箔層壓板上,用絲網(wǎng)印刷或光化學(xué)方法形成導(dǎo)電圖形,在導(dǎo)電圖形上鍍上鉛一錫,錫一鈰,錫一鎳或金等抗蝕金屬,再除去電路圖形以外的抗蝕劑,經(jīng)蝕刻而成。圖形電鍍法又分為圖形 電鍍蝕刻工藝(Pattern Plating And Etching Process)和裸銅覆阻焊膜工藝(Solder Mask On Bare Copper,SMOBC)。用裸銅覆阻焊膜工藝制作雙面印制板工藝流程如下。' q; ^+ l- ]4 x |
雙面覆銅箔板一下料一沖定位孔一數(shù)控鉆孔一檢驗(yàn)一去毛一化學(xué)鍍薄銅一電鍍薄銅一檢驗(yàn)一刷板一貼膜(或網(wǎng)?。┮黄毓怙@影(或固化)一檢驗(yàn)修版一圖形電鍍銅一圖形電鍍錫鉛合金一去膜(或去除印料)一檢驗(yàn)修版一蝕刻一退鉛錫一通斷路測試一清洗一阻焊圖形一插頭鍍鎳/金一插頭貼膠帶一熱風(fēng)整平一清洗一網(wǎng)印標(biāo)記符號一外形加工一清洗干燥一檢驗(yàn)一包裝一成品。 3 ?% ^- n5 ]' \' ~/ M7 Q (2)全板電鍍(Panel Plating) 在雙面覆銅箔層壓板上,電鍍銅至規(guī)定厚度,然后用絲網(wǎng)印刷或光化學(xué)方法進(jìn)行圖像轉(zhuǎn)移,得到抗腐蝕的正相電路圖像,經(jīng)過腐蝕再去除抗蝕劑制成印制板。! @( t& k% m L- j$ F' b
雙面覆銅箔板一下料一鉆孔一孔金屬化一全板電鍍加厚一表面處理一貼光致掩蔽型干膜一制正相導(dǎo)線圖形一蝕刻一去膜一插頭電鍍一外形加工一檢驗(yàn)一印制阻焊涂料一焊料涂覆熱風(fēng)整平一印制標(biāo)記符號一成品。 v. e0 l' a' m5 f* G 8 q7 c5 \# v4 r) O 上述方法的優(yōu)點(diǎn)是工藝簡單,鍍層厚度均勻性好。 缺點(diǎn)是浪費(fèi)能源,制造無連接盤通孔印制板困難。
3. 減成法的優(yōu)勢與缺點(diǎn) * ?# }+ V: G9 Z) G* D9 H2 Q4 V. y 減成法是最早出現(xiàn)的也是應(yīng)用較為成熟的PCB制造工藝。一般是指在覆銅板上通過光化學(xué)法、網(wǎng)印圖形轉(zhuǎn)移或電鍍圖形抗蝕層,然后使用化學(xué)藥水蝕刻掉非圖形部分的銅箔,或采用機(jī)械方式去除不需要部分而制成印刷線路板。
但是,化學(xué)藥水刻蝕環(huán)節(jié)中,刻蝕過程并不是由表面垂直向下進(jìn)行,而是同時會向通道兩側(cè)進(jìn)行刻蝕,即存在 側(cè)蝕的現(xiàn)象,造成刻蝕通道的底部寬度大于頂部。由于側(cè)蝕的存在,減成法在精細(xì)線路制作中的應(yīng)用受到很大限制, 當(dāng)線寬/線距要求小于2mil時,減成法就會由于良率過低而無法適用。7 q, A; C9 E, J- k7 D) N" t& \
目前減成法主要用于生產(chǎn)普通PCB、 FPC、HDI等印制電路板產(chǎn)品。
二、PCB加成法介紹/ U4 E5 x* f* Y/ K9 i 1 R$ E8 l/ K2 A% ? o 在絕緣PCB基材表面上,有選擇性地沉積導(dǎo)電金屬而形成導(dǎo)電圖形的方法,稱為加成法。. j* ^- |. Q* c$ a8 }2 O5 @) \ , a! e2 h: o) R! R# g8 f 1.加成法的優(yōu)點(diǎn)& N. ?' _0 s( X; }: P
印制板采用加成法工藝制造,其優(yōu)點(diǎn)如下: 0 P* l" v1 ~& c* |4 l (1)由于加成法避免大量蝕刻銅,以及由此帶來的大量蝕刻溶液處理費(fèi)用,大大降低了印制板生產(chǎn)成本。" a/ l7 o6 k* D2 C$ m! J. m t$ P2 M - f9 m; c8 h" Z2 w$ x6 c (2)加成法工藝比減成法工藝的工序減少了約1/3,簡化了生產(chǎn)工序,提高了生產(chǎn)效率。尤其避免了產(chǎn)品檔次越高,工序越復(fù)雜的惡性循環(huán)。8 r- S" X7 u9 x; W+ n. W